你的位置:首頁(yè) > 測(cè)試測(cè)量 > 正文

通用方波電路:雙柵極SET 與MOSFET 的混合特性

發(fā)布時(shí)間:2013-03-18 責(zé)任編輯:easonxu

【導(dǎo)讀】數(shù)字電路中,最基本的單元在于邏輯門(mén)設(shè)計(jì)。由SET 的周期振蕩特性和MOSFET 的閾值電壓特性可構(gòu)成雙柵極SET/MOSFET通用方波電路。


由SET 的周期振蕩特性和MOSFET 的閾值電壓特性可構(gòu)成雙柵極SET/MOSFET 通用方波電路,它是構(gòu)成邏輯門(mén)電路的基本單元,如圖1所示。

圖1:雙柵SET/MOSFET的通用方波電路
圖1:雙柵SET/MOSFET的通用方波電路

圖中雙柵SET/MOSFET 的通用方波電路由SET、MOSFET 和恒流源構(gòu)成。SET 的漏極電壓由Vgg 控制,Vgg-Vth 要足夠低以確保SET 漏源電壓近似恒定工作在庫(kù)侖振蕩條件下,Vcon控制漏電流周期振蕩的相位。接入恒流源Io 后,當(dāng)IdsIo時(shí),輸出電壓為低電平。同時(shí),這里的恒流源Io 可利用耗盡型NMOSFET 設(shè)置加以實(shí)現(xiàn)。

數(shù)字電路中,最基本的單元在于邏輯門(mén)設(shè)計(jì)。在上述電路基礎(chǔ)上,由雙柵SET/MOSFET基本電路單元可構(gòu)造出所需的邏輯‘與或非’、‘異或’等基本門(mén)電路結(jié)構(gòu),如圖(2)所示。當(dāng)a=0,b=1 時(shí),SET并聯(lián)門(mén)實(shí)現(xiàn)邏輯函數(shù)Z =X•Y功能;當(dāng)a=1,b=0 時(shí),SET并聯(lián)門(mén)實(shí)現(xiàn)邏輯函數(shù)Z =X•Y功能。當(dāng)a=0,SET求和門(mén)實(shí)現(xiàn)邏輯函數(shù)Z =X⊕Y功能;當(dāng)a=1,SET求和門(mén)實(shí)現(xiàn)邏輯函數(shù)Z =X⊕Y功能。

圖2:SET/MOSFET 構(gòu)成的邏輯門(mén)電路及相應(yīng)符號(hào)
圖2:SET/MOSFET 構(gòu)成的邏輯門(mén)電路及相應(yīng)符號(hào)

 

要采購(gòu)邏輯門(mén)么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉