你的位置:首頁 > 電源管理 > 正文

電源時序規(guī)格: 電源導通時的時序工作

發(fā)布時間:2021-12-03 來源:RHOM 責任編輯:wenwei

【導讀】上一篇文章中介紹了使用通用電源IC實現(xiàn)電源時序控制電路的“電源時序規(guī)格①”的控制電路。本文先介紹使用通用電源IC實現(xiàn)電源時序控制電路中,電源導通時的時序工作。


電源時序規(guī)格①:電源導通時的時序工作


正如在之前的文章中介紹過的,規(guī)格①的時序是依次進行1.2V、3.3V、1.5V三個系統(tǒng)的輸出。下面將按順序對該時序工作進行說明。在介紹中,將施加1.2V的工作表述為“第一階段”,將施加3.3V的工作表述為“第二階段”,將施加1.5V的工作表述為“第三階段”,將三個系統(tǒng)均導通的狀態(tài)表述為“電源工作時”。在各階段的圖中,與說明相對應的部分用紅色來表示。


v在初始狀態(tài)下,Enable引腳為“L”電平,三個DCDC輸出均為零。


第一階段電源導通時的工作


1) 將Enable引腳設置為“H”電平以啟動電源。


2) 由于DCDC 1的EN引腳通過二極管D1變?yōu)椤癏”,因此DCDC 1啟動。


3) 當DCDC 1的輸出電壓從0V上升到1.2V時,Power Good 1的輸出由“L”電平變?yōu)椤癏”電平,下一級的DCDC 2的EN引腳變?yōu)椤癏”電平。


4) Power Good 3和Power Good 4的IN引腳被二極管D2和D4賦予“H”電平,因此PGOOD引腳(輸出)保持高阻抗。


1638358290459010.png


第二階段電源導通時的工作


1) DCDC 2的EN引腳變?yōu)椤癏”電平,因此DCDC 2啟動。


2) 當DCDC 2的輸出電壓從0V上升到3.3V時,Power Good 2的輸出由“L”變?yōu)椤癏”,下一級DCDC 3的EN引腳變?yōu)椤癏”。


第三階段電源導通時的工作


1) DCDC 3的EN引腳變?yōu)椤癏”電平,因此DCDC 3啟動。


2) DCDC 3的輸出電壓從0V上升到1.5V,至此,三個系統(tǒng)的電源均處于工作狀態(tài)(電源工作時的主要節(jié)點狀態(tài)見單獨給出的圖示)。


1638358274918478.png


在下一篇文章中,將會介紹關斷時的時序工作。


關鍵要點


?在時序①中,實現(xiàn)了將3個系統(tǒng)的電源按順序導通、并按相反順序關斷的時序。

?為了理解時序工作,本文分別列出了三個系統(tǒng)的電源導通時的工作圖示。



免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯(lián)系小編進行處理。


推薦閱讀:


電池充電器的反向電壓保護

在3D打印機中推動步進電機的極限控制

RF轉換器:一種支持寬帶無線電的技術

元器件越小越好嗎?

GDDR6給FPGA帶來的大帶寬存儲優(yōu)勢以及性能測試

特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉