你的位置:首頁 > 測試測量 > 正文

用上這款4通道JFET緩沖放大器,世界瞬間安靜下來

發(fā)布時間:2018-02-02 責(zé)任編輯:wenwei

【導(dǎo)讀】想要降低系統(tǒng)中增加的噪聲,必須降低電壓噪聲。常用方法——并聯(lián)放置多個緩沖器可降低電壓噪聲。但是,該方法會使偏置電流、電流噪聲、輸入電容,統(tǒng)統(tǒng)提高,這時,你需要一款4通道JFET緩沖放大器!
 
緩沖器是什么?
 
許多電子電路需要利用一個器件來將不同的電路隔離或分離開。這種特殊器件稱為緩沖器。緩沖器是單位增益放大器,具有極高輸入電阻和極低輸出電阻。這意味著可以將緩沖器模擬為一個增益為1的壓控電壓源。緩沖器具有幾乎無限大的輸入電阻,因而不存在負載效應(yīng),故VIN = VOUT。此外,緩沖器的輸出電壓對負載電阻不敏感,因為理想緩沖器的輸出電阻基本上為零。將單位增益緩沖器放置在數(shù)模轉(zhuǎn)換器(DAC)和負載之間,可以輕松解決負載效應(yīng)問題。
 
緩沖器噪聲計算
 
給系統(tǒng)添加單位增益緩沖器時,務(wù)必不要影響精度和性能。最重要的一點是計算增加的噪聲:
 
其中:
 
en = 緩沖器輸入電壓噪聲密度
 
in = 緩沖器輸入電流噪聲密度
 
f = 器件輸入帶寬(Hz)
 
JFET降噪原理
 
在圖1所示電路中,各通道的電流噪聲極低(0.8 fA/√Hz);相比之下,電壓噪聲則有13 nV/√Hz。因此,要降低系統(tǒng)中增加的噪聲,必須降低此電壓噪聲。并聯(lián)放置多個緩沖器可降低電壓噪聲。例如,兩個緩沖器并聯(lián)可將電壓噪聲降低√2,所有四個緩沖器并聯(lián)相當于一個噪聲減半的緩沖器。
 
用上這款4通道JFET緩沖放大器,世界瞬間安靜下來
圖1. 新型低噪聲緩沖器AD8244
 
這種方法的缺點是偏置電流、電流噪聲和輸入電容提高,但在本例中,這些效應(yīng)可忽略不計。在輸出之間放置一個50 Ω之類的小電阻,可防止各輸出之間的細微差異引起的額外電流流動。對于對功耗不太敏感的應(yīng)用,可以省去這些50 Ω電阻以提高可用輸出電流。圖1所示電路是緩沖放大器的一種新型配置,能將電壓噪聲減半。
 
圖2比較了普通單通道緩沖器和有四個并聯(lián)通道的新型緩沖器AD8244的噪聲性能。
 
用上這款4通道JFET緩沖放大器,世界瞬間安靜下來
圖2. 新型緩沖器AD8244的性能:噪聲僅為普通緩沖器的一半
 
AD8244是一款四通道、JFET輸入、單位增益緩沖器,具有遠超預(yù)期的高性能。其最大偏置電流為2 pA,電流噪聲接近于零,輸入阻抗為10 TΩ,因此即使源阻抗為MΩ級別,也幾乎不產(chǎn)生任何誤差。該器件具有低電壓噪聲、寬電源范圍和高精度特性,而且非常靈活,足以為任何需要單位增益緩沖器(甚至低源電阻)的應(yīng)用提供高性能。
 
很多傳統(tǒng)運算放大器都將電源引腳排列在同相輸入引腳旁邊。 保護走線必須從這些引腳之間穿過,以避免漏電流遠大于FET輸入運算放大器的偏置電流。在DIP乃至SOIC等大型封裝內(nèi),保護走線可以在引腳間穿過;但是,很多現(xiàn)代應(yīng)用不允許這些封裝消耗過多的面積。AD8244具有獨特的引腳排列可以解決這個問題,它在物理上將高阻抗輸入與低阻抗電源以及其它緩沖器的輸出相隔離。 這種配置簡化了保護功能,同時縮小了電路板空間,允許在同一個設(shè)計中達到高性能和高密度。
 
AD8244專門針對解決緩沖器相關(guān)問題而設(shè)計。 它具有緊密的通道間匹配,允許AD8244的通道用于差分信號鏈,且誤差極小。 該器件具有低電壓噪聲、寬電源范圍和高精度特性,因此還非常靈活,足為任意需要單位增益緩沖器(甚至低源電阻)的應(yīng)用提供高性能。
 
 
 
 
 
 
 
 
推薦閱讀:



Digi-Key 獨家供應(yīng)商 VersaSense 榮膺年度物聯(lián)網(wǎng)傳感器公司
解析充電IC中的功率管理策略:動態(tài)路徑管理
基于PIC16F1779的8位MCU高性能LED調(diào)光引擎設(shè)計
fido5000:一顆芯片,支持多種以太網(wǎng)協(xié)議
60 GHz雙向數(shù)據(jù)通信鏈路解決方案,助力蜂窩容量大提升
 
 
 
要采購緩沖器么,點這里了解一下價格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉