你的位置:首頁 > EMC安規(guī) > 正文

資深網(wǎng)友談單片機EMC設計的注意事項

發(fā)布時間:2013-12-27 來源:電子元件技術網(wǎng)論壇 責任編輯:cicy

【導讀】單片機設計的時候需要選擇較低的工作頻率,這樣做的優(yōu)點:采用低的晶振和總線頻率使得我們可以選擇較小的單片機滿足時序的要求,這樣單片機的工作電流可以變得更低,最重要的是VDD到VSS的電流峰值會更小。同時單片機設計時也需要考慮EMC方面的影響,所以今天小編在此總結網(wǎng)友提供的幾點建議。

 恰當?shù)妮敵鲵寗幽芰υ诮o定負載規(guī)范,上升和下降時間,選擇適當?shù)妮敵龅纳仙龝r間,最大限度地降低輸出和內部驅動器的峰值電流是減小EMI的最重要的設計考慮因素之一。驅動能力不匹配或不控制輸出電壓變化率,可能會導致阻抗不匹配,更快的開關邊沿,輸出信號的上沖和下沖或電源和地彈噪聲。

確定模塊需求的負載、上升以及下降時間

設計單片機的輸出驅動器,首先確定模塊需求的負載,上升和下降的時間,輸出電流待續(xù),根據(jù)以上的信息驅動能力,控制電壓擺率,使用單片機的可編程的輸出口的驅動能力,滿足模塊實際負載要求。只有這樣才能得到符合模塊需求又能滿足EMC要求。

驅動器能力比負載實際需要的充電速度高時,會產生的更高的邊沿速率,這樣會有兩個缺點信號的諧波成分增加了與負載電容和寄生內部bonding線,IC封裝,PCB電感一起,會造成信號的上沖和下沖。

選擇合適的di/dt開關特性以及減少同步開關的峰值電流

選擇合適的di/dt開關特性,可通過仔細選擇驅動能力的大小和控制電壓擺率來實現(xiàn)。最好的選擇是使用一個與負載無關的恒定的電壓擺率輸出緩沖器。同樣的預驅動器輸出的電壓擺率可以減少(即上升和下降時間可以增加),但是相應的傳播延遲將增加,我們需要控制總的開關時間)。

可編程的輸出口的驅動器的最簡單是的并聯(lián)的一對驅動器,他們的MOS的Rdson不能,能輸出的電流能力也不相同。我們在測試和實際使用的時候可以選擇不同的模式。實際上目前的單片機一般至少有兩種模式可選擇,有些甚至可以有三種(強,中等,弱)當時序約束有足夠的余量的時候,通過降低輸出能力來減緩內部時鐘驅動的邊沿。

減少同步開關的峰值電流,和di/dt,一個重要的考慮因素就是降低內部時鐘驅動的能力(其實就是放大倍數(shù),穿通電流與之相關型很大)。降低時鐘邊沿的電流,將顯著改善EMI。當然這樣做的缺點就是,由于時鐘和負載的開通時間的變長使得單片機的平均電流可能增加。快速邊沿和相對較高的峰值電流,時間更長邊沿較慢的電流脈沖這兩者需要做一個妥協(xié)。

資深網(wǎng)友談單片機EMC設計的注意事項

晶振的內部驅動(反向器)最好不要超過實際的需求。這個問題,實際上前面也談過了,當增益過大的時候會帶來更大的干擾。

設計最小穿通電流的驅動器時鐘

設計最小穿通電流的驅動器時鐘,總線和輸出驅動器應盡可能使得傳統(tǒng)電流最小穿通電流【重疊電流,短路電流】,是從單片機在切換過程中,PMOS和NMOS同時導通時候,電源到地線的電流,穿通電流直接影響了EMI和功耗。

這個內容實際上是在單片機內部的,時鐘,總線和輸出驅動器,消除或減少穿通電流的方法是盡量先關閉一個FET,然后再開通一個FET。當電流較大時,需要額外的預驅動電路或電壓擺率。

【相關閱讀】

 工程師分享:PCB設計接地技巧匯總
設計攻略:如何成功設計完美的EMC電路
EMC測試為什么不足,還需要什么?

 

要采購開關么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉