你的位置:首頁(yè) > 互連技術(shù) > 正文

PCB割地對(duì)系統(tǒng)ESD是否有影響?

發(fā)布時(shí)間:2018-12-10 責(zé)任編輯:lina

【導(dǎo)讀】在尋找EMC相關(guān)資料時(shí)發(fā)現(xiàn)某國(guó)外emc大神寫的關(guān)于ESD的測(cè)試報(bào)告,該報(bào)告對(duì)pcb layout非常有參考價(jià)值,從實(shí)際測(cè)試出發(fā),由表象反應(yīng)理論,因此將該英文測(cè)試報(bào)告翻譯并提煉出來(lái)呈現(xiàn)給大家,希望此文章對(duì)各位硬件工程師有所幫助。
 
在普通的雙面板子上,焊有兩條導(dǎo)電測(cè)試路徑(如圖1),導(dǎo)線A,線路連續(xù),且正下方貼有30cm銅箔。導(dǎo)線B,有1/3段線路走底層,且正下方貼的銅箔不連續(xù)。

PCB割地對(duì)系統(tǒng)ESD是否有影響?
圖1

測(cè)試板右端為3kv ESD靜電施加放電點(diǎn)(端接47ohm負(fù)載阻抗),左端SMA接口與示波器連接,測(cè)試布置如圖2。

PCB割地對(duì)系統(tǒng)ESD是否有影響?
圖2

測(cè)試結(jié)果如圖3,圖4。

PCB割地對(duì)系統(tǒng)ESD是否有影響?
圖3

PCB割地對(duì)系統(tǒng)ESD是否有影響?
圖4

從圖3和圖4能看出,導(dǎo)線A在負(fù)載端接收到的ESD雜訊振幅,比導(dǎo)線B接收到的小很多。

繼續(xù)做另一個(gè)實(shí)驗(yàn),同樣是兩條導(dǎo)線,導(dǎo)線C線路連續(xù)且下方鋪設(shè)銅箔,但在線路下方用刀割出一道劃痕(“地”被割開(kāi)),導(dǎo)線D線路連續(xù),且下方鋪設(shè)銅箔完整。測(cè)試布置如圖5。

PCB割地對(duì)系統(tǒng)ESD是否有影響?
圖5

相同的測(cè)試布置,對(duì)兩條導(dǎo)線施加3KV ESD電壓。測(cè)試結(jié)果如下圖(圖6,圖7)。

PCB割地對(duì)系統(tǒng)ESD是否有影響?
圖6

PCB割地對(duì)系統(tǒng)ESD是否有影響?
圖7

從圖6和圖7看出,地不連續(xù)的路徑,其ESD所產(chǎn)生的噪聲會(huì)引發(fā)更嚴(yán)重的效應(yīng)。

總結(jié)

當(dāng)系統(tǒng)信號(hào)線遭受到ESD噪聲干擾時(shí),必然會(huì)產(chǎn)生干擾信號(hào)的回流路徑,大部分情況此回流路徑會(huì)走低阻抗的參考地,且緊貼著信號(hào)線回到源端(最小環(huán)路面積)。當(dāng)?shù)乇桓糸_(kāi)后,原ESD噪聲的回流路阻抗增大,為了繞開(kāi)割地凹槽,回流路徑將會(huì)改變,回流面積也會(huì)增大,根據(jù)天線效應(yīng),此時(shí)ESD回路上感應(yīng)到的噪聲也會(huì)相應(yīng)的增加,因此大部分情況下PCB割地將會(huì)導(dǎo)致ESD測(cè)試的惡化。
 
 
推薦閱讀:
基于MOS管驅(qū)動(dòng)變壓器隔離電路分析和應(yīng)用
分析開(kāi)關(guān)電源中斜坡補(bǔ)償電路與設(shè)計(jì)
介紹光敏電阻的基礎(chǔ)知識(shí) 
淺析電路板設(shè)計(jì)中元器件布局的七大原則
村田傳感器在醫(yī)療保健中的應(yīng)用 
要采購(gòu)導(dǎo)線么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉