你的位置:首頁(yè) > EMC安規(guī) > 正文

如何利用EMIStream來(lái)解決板級(jí)EMI問題?

發(fā)布時(shí)間:2016-10-28 責(zé)任編輯:wenwei

【導(dǎo)讀】隨著電子系統(tǒng)的復(fù)雜度越來(lái)越高,EMI問題也越來(lái)越多。為了使自己的產(chǎn)品能達(dá)到相關(guān)國(guó)際標(biāo)準(zhǔn),設(shè)計(jì)人員不得不往返于辦公室和EMC實(shí)驗(yàn)室,反復(fù)地測(cè)試、修改設(shè)計(jì)、再測(cè)試,如何在產(chǎn)品設(shè)計(jì)的階段就及時(shí)發(fā)現(xiàn)EMI問題變得重要。PCB布局、布線以及電源層的處理對(duì)整個(gè)電路板的EMI問題有著非常重要的影響。本文將通過實(shí)例分析討論如何利用EMIStream來(lái)解決板級(jí)EMI問題。

電磁干擾(EMI)分為傳導(dǎo)干擾和輻射干擾兩種。傳導(dǎo)干擾主要是電子設(shè)備產(chǎn)生的干擾信號(hào),通過導(dǎo)電介質(zhì)或公共電源線互相干擾。輻射干擾是指電子設(shè)備產(chǎn)生的干擾信號(hào),通過空間耦合傳給另一個(gè)電路網(wǎng)絡(luò)或電子設(shè)備,

在PCB電路板中,電磁能的存在有兩種形式,即差模EMI和共模EMI。當(dāng)器件輸出的電流流入一個(gè)負(fù)載時(shí),就會(huì)產(chǎn)生差模EMI。當(dāng)電流流經(jīng)多個(gè)導(dǎo)電平面,如PCB上的導(dǎo)線組或電纜,就會(huì)產(chǎn)生共模EMI。圖1給出了差模EMI和共模EMI的示意圖。

如何利用EMIStream來(lái)解決板級(jí)EMI問題?

其中,I表示電流強(qiáng)度,f表示共模電流的頻率,L表示電纜線長(zhǎng)度,d表示測(cè)量天線到電纜的距離。

解決EMI的主要方法是減少電路板上由各種原因產(chǎn)生的輻射能量,而控制EMI的關(guān)鍵,是降低電源地平面諧振和電路回流的路徑阻抗,并正確放置旁路和去耦電容。

本文使用EMIStream工具對(duì)板極EMI問題進(jìn)行分析。EMIStream工具的兩大主要功能是支持PCB板全部網(wǎng)絡(luò)的EMI分析以及電源諧振分析。EMIStream是由日本NEC公司基于多年EMI設(shè)計(jì)經(jīng)驗(yàn)開發(fā)的應(yīng)用軟件,可以用于Cadence、Mentor Graphics、Zuken和Altium等公司的設(shè)計(jì)工具中的各種PCB設(shè)計(jì)流程,在PCB制造之前解決EMI問題。EMIStream軟件內(nèi)建13條經(jīng)典EMI檢查規(guī)則,均經(jīng)過日本NEC內(nèi)部產(chǎn)品實(shí)際設(shè)計(jì)結(jié)果驗(yàn)證,每個(gè)檢查規(guī)則的設(shè)置值是經(jīng)過實(shí)際驗(yàn)證的最佳理論值。

1.EMIStream分析流程

圖2是使用EMIStream對(duì)電路板進(jìn)行分析的設(shè)計(jì)流程。EMIStream嵌入在PCB設(shè)計(jì)的全過程,在設(shè)計(jì)階段解決EMI問題有利于減少反復(fù)設(shè)計(jì)的次數(shù)。

如何利用EMIStream來(lái)解決板級(jí)EMI問題?

2.布局的EMI檢查

A)當(dāng)完成布局后,把Allegro數(shù)據(jù)直接導(dǎo)入EMIStream工具。 EMIStream和Mentor、Zuken、Altium等其他公司的主流PCB設(shè)計(jì)工具也都有接口,保證數(shù)據(jù)的完全導(dǎo)入。

B)設(shè)定層疊信息,根據(jù)PCB板的層疊信息,填寫入EMI。

C)根據(jù)電路的設(shè)計(jì)數(shù)據(jù),正確填寫電路中相關(guān)NET的頻率、串?dāng)_組、差分對(duì)、電源地信號(hào)的設(shè)置。

D)設(shè)置規(guī)則的參數(shù),我們選擇采用默認(rèn)參數(shù),同時(shí)選擇長(zhǎng)度檢查和最大輻射值檢查項(xiàng)目對(duì)該板實(shí)施檢查。

檢查結(jié)果以對(duì)話框的形式顯示出來(lái),用戶點(diǎn)擊錯(cuò)誤提示,查看有問題的NET,然后采用下面兩個(gè)方法來(lái)消除EMI問題:(1)調(diào)整零件的布局位置,減少NET總的長(zhǎng)度;(2)調(diào)整網(wǎng)絡(luò)的拓?fù)浣Y(jié)構(gòu),減少共模輻射的強(qiáng)度。

3:布局布線中和完成以后的EMI檢查:

A:當(dāng)布局布線完成后,實(shí)施整板網(wǎng)絡(luò)檢查,通過NET Parameter選擇需要檢測(cè)的所有關(guān)鍵信號(hào),比如時(shí)鐘、數(shù)據(jù)、地址線、差分對(duì)等,同時(shí)可以任意選擇13條規(guī)則作為EMI檢查的基準(zhǔn)。

B:13規(guī)則包括傳導(dǎo)輻射分析用的2個(gè)規(guī)則、電流回路分析用的3個(gè)規(guī)則、電源和地層分析的2個(gè)規(guī)則、信號(hào)完整性分析的4個(gè)規(guī)則、元件布局分析的2個(gè)規(guī)則。

C:檢查結(jié)果以對(duì)話框的方式顯示出來(lái),按照網(wǎng)絡(luò)的EMI問題的嚴(yán)重程度從上到下逐一列出。打開每一條出錯(cuò)網(wǎng)絡(luò),將列出全部EMI出錯(cuò)信息(錯(cuò)誤列表),有的出錯(cuò)信息還會(huì)顯示修改提示,最后列出該網(wǎng)絡(luò)的最大輻射值以及差模輻射共模輻射值;同時(shí),該網(wǎng)絡(luò)在PCB版圖上將高亮度顯示,所有錯(cuò)誤用紅圈在網(wǎng)絡(luò)上標(biāo)出(圖3)。

如何利用EMIStream來(lái)解決板級(jí)EMI問題?
圖3:檢查結(jié)果以對(duì)話框的方式顯示出來(lái),出錯(cuò)網(wǎng)絡(luò)在PCB版圖上將高亮度顯示,所有錯(cuò)誤用紅圈在網(wǎng)絡(luò)上標(biāo)出。

例如,第一個(gè)錯(cuò)誤提示該網(wǎng)絡(luò)沒有完整的電流回路,點(diǎn)擊該錯(cuò)誤,畫面放大顯示并用紅圈標(biāo)示錯(cuò)誤的位置。同時(shí),還會(huì)彈出對(duì)話框,顯示錯(cuò)誤的原因,并給出幾個(gè)修改建議。這些建議包括:(1)修改導(dǎo)線的路徑避免跨不同NET的銅箔,導(dǎo)致參考平面不完整,阻抗失配。(2)修改銅箔的外形,使導(dǎo)線擁有完整的參考平面。第二個(gè)錯(cuò)誤是該網(wǎng)絡(luò)的最大輻射dB值,分為差模和共模輻射值。

D:然后,顯示發(fā)現(xiàn)的銅箔錯(cuò)誤,比如GND銅箔邊緣缺少過孔、過孔間距過大等。

E:串?dāng)_檢查幫助檢查同一層并行走的部分或相鄰層交叉的布線是否有串?dāng)_。建議修改并行太長(zhǎng)的走線。

4.電源地平面諧振分析
在完成了對(duì)網(wǎng)絡(luò)的檢查并做了相應(yīng)的修改,接下來(lái)針對(duì)電源地平面進(jìn)行諧振分析。EMIStream通過模擬板的形狀和電源、地平面之間形成的電容進(jìn)行建模,并運(yùn)用SPICE電路仿真進(jìn)行解析。用紅色表示大的電壓波動(dòng),藍(lán)色表示小的電壓波動(dòng)。

首先對(duì)3V3的電源層面進(jìn)行分析,鼠標(biāo)點(diǎn)擊選擇3V3電源平面,填寫和3V3電源平面最近的GND平面的間距,介質(zhì)常數(shù)信息。修改Option選項(xiàng)中的計(jì)算網(wǎng)格大小為3毫米,設(shè)置掃描頻率從30MHz到2GHz,步長(zhǎng)為10MHz。點(diǎn)擊RUN開始分析,結(jié)果如圖4所示。

如何利用EMIStream來(lái)解決板級(jí)EMI問題?

諧振分析結(jié)果有兩種圖形顯示:一種是PCB版圖上的波動(dòng)電壓分布圖,紅色的區(qū)域?yàn)殡妷翰▌?dòng)相對(duì)較大的地方,藍(lán)色為電壓波動(dòng)相對(duì)較小的地方;另一種是在設(shè)定的頻率范圍內(nèi)的全部諧振頻率點(diǎn),其峰值波動(dòng)電壓是否超標(biāo)可以從選定的電磁標(biāo)準(zhǔn)曲線上看出。 從圖5左圖中可看出,電源/地平面在1.5GHz附近有很多諧振點(diǎn)。

對(duì)于電源/地平面諧振問題,可以通過在電壓波動(dòng)相對(duì)較大的地方增加退耦電容來(lái)減少諧振。EMIStream系統(tǒng)自帶了常用電容的RLC模型,如果需要特別的RLC電容模型,用戶可以自由添加。我們?cè)趲讉€(gè)紅色地方添加C104的電容。需要注意一點(diǎn)的是,采用電容串聯(lián)電阻的效果可能更好一些。再使用相同的設(shè)置,重新進(jìn)行分析,結(jié)果見圖5右圖。此時(shí)的分析結(jié)果得到明顯改善,剛才紅色的區(qū)域都變成藍(lán)綠色,從2G以下的最大諧振值都降到-5dB以下,滿足了系統(tǒng)的設(shè)計(jì)要求。

本文小結(jié)

PCB設(shè)計(jì)的EMI問題是一個(gè)非常復(fù)雜的問題,需要用各種方法來(lái)綜合處理,通過該案例分析,可以發(fā)現(xiàn):(1)聯(lián)合使用EMIStream工具和PCB設(shè)計(jì)工具,可以大大提高設(shè)計(jì)效率;(2)可在PCB設(shè)計(jì)階段發(fā)現(xiàn)并解決EMI問題,減少反復(fù)修改的次數(shù),節(jié)約成本;(3)與通常的SI分析工具相比,不需要IBIS模型,不是對(duì)一個(gè)網(wǎng)絡(luò)而是對(duì)全部網(wǎng)絡(luò)進(jìn)行分析,很快(一分鐘)可出結(jié)果;(4)可以立竿見影的幫助PCB工程師,幫助改進(jìn)布局布線策略,減小電路板的EMI干擾的發(fā)射;(5)有效地提高設(shè)計(jì)質(zhì)量,縮短設(shè)計(jì)周期,加快產(chǎn)品上市時(shí)間。



推薦閱讀:


電源可靠性預(yù)測(cè)是藝術(shù)和科學(xué)結(jié)合的產(chǎn)物

用555定時(shí)器如何設(shè)計(jì)電容測(cè)試儀?
十年FPGA開發(fā)經(jīng)驗(yàn)工程師肺腑之言
適用于 FPGA、GPU 和 ASIC 系統(tǒng)的電源管理
教你如何準(zhǔn)確判斷集成電路IC工作與否?




要采購(gòu)工具么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉